1. Mengetahui apa itu Generic Array Logic
2. Mengetahui bagaimana
mensimulasikan generic array logic
3. Mampu mengaplikasikan generic
array logic
4. Mengetahui cara membuat
rangkaian generic array logic dengan benar
1. IC 7432
Apabila semua / salah satu input merupakan bilangan biner (berlogika) 1, maka output akan menjadi 1. Sedangkan jika semua input adalah bilangan biner (berlogika) 0, maka output akan berlogika 0.
2. IC 7408
Apabila semua / salah satu input
merupakan bilangan biner (berlogika) 0, maka output akan menjadi 0. Sedangkan
jika semua input adalah bilangan biner (berlogika) 1, maka output akan
berlogika 1.
3. INVERTER
Inventer
merupakan sebuah teknologi perangkat listrik dengan fungsi penting di dalam
dunia elektronik dan kelistrikan. Inverter berfungsi sebagai converter daya
listrik yang mampu mengonversikan arus searah atau DC (Direct
Current) menjadi arus bolak-balik atau AC (Alternating
Current), atau juga sebaliknya dengan efektivitas yang
sama.
3. Teori
Perangkat Generic Array Logic (juga dikenal sebagai GAL dan kadang-kadang sebagai gate array logic) merupakan inovasi dari PAL dan ditemukan oleh Lattice Semiconductor . GAL merupakan peningkatan pada PAL karena satu jenis perangkat dapat menggantikan banyak jenis perangkat PAL atau bahkan dapat memiliki fungsi yang tidak tercakup oleh kisaran asli perangkat PAL. Namun, manfaat utamanya adalah dapat dihapus dan diprogram ulang, membuat prototipe dan perubahan desain lebih mudah bagi para insinyur.Generic array logic (GAL) dicirikan oleh array AND yang dapat diprogram ulang, dan array atau tetap logika output yang dapat diprogram ulang. Ini mirip dengan perangkat PAL, dengan perbedaan bahwa AND array tidak hanya dapat diprogram seperti halnya pada perangkat PAL tetapi dapat diprogram ulang. Hanya itu saja dapat diprogram ulang beberapa kali. Ini dimungkinkan oleh penggunaan listrik sel PROM yang bisa dihapus untuk menyimpan pola pemrograman. Perbedaan lainnya adalah dalam penggunaan logika output yang dapat diprogram ulang, yang memberikan lebih banyak fleksibilitas bagi perancang. Perangkat GAL digunakan macrocells logic output (OLMCs) pada output, yang memungkinkan perancang untuk mengkonfigurasi output baik sebagai output kombinasi atau output terdaftar.
Pada gambar diatas masing-masing menunjukkan representasi skematik blok perangkat GAL dan arsitektur OLMC khas yang digunakan dengan perangkat GAL. OLMC dari tipe yang ditunjukkan pada Gambar 3 dapat dikonfigurasikan untuk menghasilkan empat keluaran yang berbeda tergantung pada input pilihan.
Ini termasuk yang berikut:
1. S1S0 = 00: mode terdaftar dengan output RENDAH aktif.
2. S1S0 = 01: mode terdaftar dengan output TINGGI aktif.
3. S1S0 = 10: mode kombinasional dengan output RENDAH aktif.
4. S1S0 = 11: mode kombinasional dengan output TINGGI aktif.
Kita dapat melihat bahwa dua dari empat input ke multiplexer 4-ke-1 adalah output kombinasi, dan dua lainnya adalah output terdaftar. Juga, dari dua output kombinasional, satu adalah tinggi aktif output sedangkan yang lainnya adalah output RENDAH aktif. Hal yang sama terjadi dengan output terdaftar. Dari empat input ke multiplexer, yang muncul di output tergantung pada input pilihan. 2-ke-1 multiplexer memastikan bahwa hasil akhir juga tersedia sebagai umpan balik ke array AND yang dapat diprogram.
Arus
akan mengalir ke gerbang logika AND jika pada logicstate di inverter berlogika
1 dan arus pada gerbang logika and AND itu akan dialirkan arus ke gerbang
logika OR. Pada rangkaian diatas kita harus mengubah atau memasukan nilanya
satu persatu pada gerbang logika yang ingin kita masukan nilainya supaya
mendapatkan nilai output yang diinginkan.
5. Video
Tidak ada komentar:
Posting Komentar